首页 > 其他 > 详细

FPGA基础之同步复位与异步复位

时间:2014-09-09 12:37:08      阅读:241      评论:0      收藏:0      [点我收藏+]

1、异步复位

//异步复位

always @ (posedge clk or negedge i_rst)
if (!i_rst) begin 
a <= 1'b0;
end
else begin
a <= 1'b1;
end

2、同步复位

//同步复位
always @ (posedge clk )
if (!i_rst) begin 
b <= 1'b0;
end
else begin
b <= 1'b1;
end

RTL视图

bubuko.com,布布扣

总结:

同步复位  缺点:占用了更多的逻辑资源,优点:降低亚稳态的出现

异步复位 缺点:如果rst信号在clk边沿的时候撤销,会造成亚稳态。

优点:利用了触发器的CLR端,充分利用资源

FPGA基础之同步复位与异步复位

原文:http://blog.csdn.net/lg2lh/article/details/39153785

(0)
(0)
   
举报
评论 一句话评论(0
关于我们 - 联系我们 - 留言反馈 - 联系我们:wmxa8@hotmail.com
© 2014 bubuko.com 版权所有
打开技术之扣,分享程序人生!