首页 > 其他 > 详细

Makefile的简单使用

时间:2017-01-22 08:01:50      阅读:165      评论:0      收藏:0      [点我收藏+]

 

led.bin: led.o 
    arm-linux-ld -Ttext 0x0 -o led.elf $^
    arm-linux-objcopy -O binary led.elf led.bin
    arm-linux-objdump -D led.elf > led_elf.dis
    
%.o : %.S
    arm-linux-gcc -o $@ $< -c

%.o : %.c
    arm-linux-gcc -o $@ $< -c 

clean:
    rm *.o *.elf *.bin *.dis mkx210 -f   

Makefile中的一些基本概念

  目标:目标定格写,后面是冒号(冒号后面是依赖)
  依赖:依赖是用来产生目标的原材料。
  命令:命令前面一定是Tab,不能是定格,也不能说多个空格。命令就是要生成那个目标需要做的动作。
Makefile的基本工作原理
  其一,当我们执行 make xx 的时候,Makefile会自动执行xx这个目标下面的命令语句。
  其二,当我们make xx的时候,是否执行命令是取决于依赖的。依赖如果成立就会执行命令,否则不执行。
  其三,我们直接执行make 和make 第一个目标 效果是一样的。(第一个目标其实就是默认目标)

 

make 时 默认执行make led.bin

make clean 时才会执行
rm *.o *.elf *.bin *.dis mkx210 -f
代码

嗯、待续

Makefile的简单使用

原文:http://www.cnblogs.com/PengfeiSong/p/6338777.html

(0)
(0)
   
举报
评论 一句话评论(0
关于我们 - 联系我们 - 留言反馈 - 联系我们:wmxa8@hotmail.com
© 2014 bubuko.com 版权所有
打开技术之扣,分享程序人生!